Skip to content

We are currently engaged in an academic project that aims to develop a system for converting and decompressing MPEG broadcast transport streams, as well as encapsulating these streams in the Ethernet IP protocol. This project is motivated by the growing demand for high quality video transmission systems

License

Notifications You must be signed in to change notification settings

aragonxpd154/Versatile-Sample-Transporter-Interface-ASI-IP

Repository files navigation

simple-transport-stream

⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⢀⣴⠶⠾⠷⣶⣄⡀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀ ⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⣠⠟⠁⠀⠀⠀⠀⠉⠛⢶⣄⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀ ⠀⠀⠀⠀⠀⠀⢀⣴⠶⠶⠾⠟⠁⠀⠀⠀⠀⠀⠀⠀⠀⠙⠿⣄⠀⠀⠀⠀⠀⠀ ⠀⠀⠀⠀⢀⣠⠟⠁⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠉⠛⢶⣄⠀⠀⠀⠀ ⠀⠀⢠⣠⠟⠁⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠀⠉⠛⢶⣄⠀⠀ ⠀⠀⠈⠉⠛⠛⠛⠒⠶⠶⠤⠤⠤⠤⠤⠤⠤⠤⠤⠤⠤⠤⠤⠒⠛⠛⠉⠉⠉⠉

Estou atualmente engajado em um projeto acadêmico que tem como objetivo o desenvolvimento de um sistema de conversão e descompressão de fluxos de transporte broadcast MPEG, bem como o encapsulamento desses fluxos no protocolo IP Ethernet. Esse projeto é motivado pela crescente demanda por sistemas de transmissão de vídeo de alta qualidade e pelo crescente uso da Internet como um meio de distribuição de conteúdo audiovisual.

O projeto em questão é composto por duas principais etapas: a primeira envolve a descompressão dos fluxos de transporte broadcast MPEG, que são codificados usando os padrões MPEG-2 ou MPEG-4, e a conversão desses fluxos para um formato compatível com o protocolo IP Ethernet. A segunda etapa envolve o encapsulamento dos fluxos de transporte IP em pacotes Ethernet, permitindo assim a transmissão desses fluxos através de redes Ethernet.

Para a implementação dessas etapas, é necessário o uso de técnicas avançadas de processamento de sinais digitais, bem como a utilização de algoritmos de compressão e descompressão de vídeo, como o padrão H.264. Além disso, a implementação do encapsulamento IP Ethernet requer conhecimentos em protocolos de rede, como o protocolo de controle de transmissão (TCP) e o protocolo de internet (IP).

O projeto é baseado em uma arquitetura de hardware FPGA (Field Programmable Gate Array), que oferece flexibilidade e alta capacidade de processamento para a realização das etapas de conversão, descompressão e encapsulamento. A implementação do sistema é realizada através da programação do FPGA utilizando linguagens de descrição de hardware, como a Verilog ou VHDL.

O projeto apresenta desafios técnicos significativos, incluindo a necessidade de lidar com a complexidade dos padrões MPEG e H.264, bem como a complexidade dos protocolos de rede envolvidos na transmissão dos fluxos encapsulados. No entanto, o desenvolvimento desse projeto pode levar a avanços significativos na área de transmissão de vídeo em redes Ethernet e contribuir para a melhoria da qualidade de transmissão de vídeo e do acesso a conteúdo audiovisual na Internet.

About

We are currently engaged in an academic project that aims to develop a system for converting and decompressing MPEG broadcast transport streams, as well as encapsulating these streams in the Ethernet IP protocol. This project is motivated by the growing demand for high quality video transmission systems

Topics

Resources

License

Stars

Watchers

Forks

Releases

No releases published

Packages

No packages published